free性丰满hd毛多多,久久综合给合久久狠狠狠97色69 ,欧美成人乱码一区二区三区,国产美女久久久亚洲综合,7777久久亚洲中文字幕

尊敬的客戶(hù):為給您持續(xù)提供一對(duì)一優(yōu)質(zhì)服務(wù),即日起,元器件訂單實(shí)付商品金額<300元時(shí),該筆訂單按2元/SKU加收服務(wù)費(fèi),感謝您的關(guān)注與支持!
    首頁(yè)產(chǎn)品索引MC100EP139

    MC100EP139

    購(gòu)買(mǎi)收藏
    ?3.3 V / 5.0 V ECL ÷·2/4, ÷·4/5/6 Clock Generator Chip

    制造商:ON

    中文數(shù)據(jù)手冊(cè)

    產(chǎn)品信息

    The MC10/100EP139 is a low skew divide by 2/4, divide by 4/5/6 clock generation chip designed explicitly for low skew clock generation applications. The internal dividers are synchronous to each other, therefore, the common output edges are all precisely aligned. The device can be driven by either a differential or single-ended ECL or, if positive power supplies are used, LVPECL input signals. In addition, by using the V
    output, a sinusoidal source can be AC coupled into the device. If a single-ended input is to be used, the V
    output should be connected to the CLKbar input and bypassed to ground via a 0.01uF capacitor.
    The common enable (ENbar) is synchronous so that the internal dividers will only be enabled/disabled when the internal clock is already in the LOW state. This avoids any chance of generating a runt clock pulse on the internal clock when the device is enabled/disabled as can happen with an asynchronous control. The internal enable flip-flop is clocked on the falling edge of the input clock, therefore, all associated specification limits are referenced to the negative edge of the clock input.
    Upon startup, the internal flip-flops will attain a random state; therefore, for systems which utilize multiple EP139s, the master reset (MR) input must be asserted to ensure synchronization. For systems which only use one EP139, the MR pin need not be exercised as the internal divider design ensures synchronization between the divide by 2/4 and the divide by 4/5/6 outputs of a single device. All V
    and V
    pins must be externally connected to power supply to guarantee proper operation.
    The 100 Series contains temperature compensation.
    • Maximum Frequency >1.0 GHz Typical
    • 50ps Output-to-Output Skew
    • PECL Mode Operating Range:V
    • =3.0 V to 5.5 V withV
    • = 0 V
    • NECL Mode Operating Range: V
    • = 0 V with V
    • = -3.0 V to -5.5 V
    • Open Input Default State
    • Safety Clamp on Inputs
    • Synchronous Enable/Disable
    • Master Reset for Synchronization of Multiple Chips
    • V
    • Output
    • Pb-Free Packages are Available

    電路圖、引腳圖和封裝圖

    在線(xiàn)購(gòu)買(mǎi)

    型號(hào)制造商描述購(gòu)買(mǎi)
    MC100EP139MNGONIC CLOCK GEN 3.3/5V ECL 20-QFN 立即購(gòu)買(mǎi)
    MC100EP139DWGONMC10/100EP139 是一款低歪曲率 2/4 分頻、4/5/6 分頻時(shí)鐘生成芯片進(jìn)行分頻,明確適用于低歪曲率時(shí)鐘生成應(yīng)用。內(nèi)部分頻器互相同步,因此公共輸出邊全部精確對(duì)齊。該器件可由差分或單端 ECL 驅(qū)動(dòng),如果使用正向電源,則由 LVPECL 輸入信號(hào)驅(qū)動(dòng)。另外,通過(guò)使用 VBB 輸出,可以將正弦源以交流方式耦合到該器件中。如果要使用單端信號(hào),則應(yīng)該將 VBB 引腳聯(lián)接 CLKbar 輸入,并通過(guò) 0.01 uF 電容器旁通接地。公共啟用 (ENbar) 是同步的,因此內(nèi)部分頻器僅在內(nèi)部時(shí)鐘已在低電平狀態(tài)時(shí)啟用/禁用。這樣會(huì)避免當(dāng)設(shè)備啟用/禁用時(shí)在內(nèi)部時(shí)鐘上產(chǎn)生短時(shí)鐘脈沖,這種情況可能發(fā)生在異步控制中。內(nèi)部啟用觸發(fā)器在輸入時(shí)鐘的下降邊進(jìn)行計(jì)時(shí),因此,所有相關(guān)規(guī)格限制都參考到時(shí)鐘輸入的負(fù)邊。啟動(dòng)時(shí),內(nèi)部觸發(fā)器將達(dá)到隨機(jī)狀態(tài);因此,對(duì)于使用多個(gè) EP139 的系統(tǒng)來(lái)說(shuō),必須斷定主時(shí)鐘重置 (MR) 輸入以確保同步。對(duì)于僅使用一個(gè) EP139 的系統(tǒng),不需要作為內(nèi)部分頻器設(shè)計(jì)運(yùn)行的 MR 引腳將確保一個(gè)器件 2/4 輸出分頻和 4/5/6 個(gè)輸出分頻之間的同步。所有 VCC 和 VEE 引腳必須外部聯(lián)接電源才能保證正確運(yùn)行。100 系列包含溫度補(bǔ)償。 立即購(gòu)買(mǎi)
    MC100EP139DTR2GONMC10/100EP139 是一款低歪曲率 2/4 分頻、4/5/6 分頻時(shí)鐘生成芯片進(jìn)行分頻,明確適用于低歪曲率時(shí)鐘生成應(yīng)用。內(nèi)部分頻器互相同步,因此公共輸出邊全部精確對(duì)齊。該器件可由差分或單端 ECL 驅(qū)動(dòng),如果使用正向電源,則由 LVPECL 輸入信號(hào)驅(qū)動(dòng)。另外,通過(guò)使用 VBB 輸出,可以將正弦源以交流方式耦合到該器件中。如果要使用單端信號(hào),則應(yīng)該將 VBB 引腳聯(lián)接 CLKbar 輸入,并通過(guò) 0.01 uF 電容器旁通接地。公共啟用 (ENbar) 是同步的,因此內(nèi)部分頻器僅在內(nèi)部時(shí)鐘已在低電平狀態(tài)時(shí)啟用/禁用。這樣會(huì)避免當(dāng)設(shè)備啟用/禁用時(shí)在內(nèi)部時(shí)鐘上產(chǎn)生短時(shí)鐘脈沖,這種情況可能發(fā)生在異步控制中。內(nèi)部啟用觸發(fā)器在輸入時(shí)鐘的下降邊進(jìn)行計(jì)時(shí),因此,所有相關(guān)規(guī)格限制都參考到時(shí)鐘輸入的負(fù)邊。啟動(dòng)時(shí),內(nèi)部觸發(fā)器將達(dá)到隨機(jī)狀態(tài);因此,對(duì)于使用多個(gè) EP139 的系統(tǒng)來(lái)說(shuō),必須斷定主時(shí)鐘重置 (MR) 輸入以確保同步。對(duì)于僅使用一個(gè) EP139 的系統(tǒng),不需要作為內(nèi)部分頻器設(shè)計(jì)運(yùn)行的 MR 引腳將確保一個(gè)器件 2/4 輸出分頻和 4/5/6 個(gè)輸出分頻之間的同步。所有 VCC 和 VEE 引腳必須外部聯(lián)接電源才能保證正確運(yùn)行。100 系列包含溫度補(bǔ)償。 立即購(gòu)買(mǎi)
    MC100EP139DTGONMC10/100EP139 是一款低歪曲率 2/4 分頻、4/5/6 分頻時(shí)鐘生成芯片進(jìn)行分頻,明確適用于低歪曲率時(shí)鐘生成應(yīng)用。內(nèi)部分頻器互相同步,因此公共輸出邊全部精確對(duì)齊。該器件可由差分或單端 ECL 驅(qū)動(dòng),如果使用正向電源,則由 LVPECL 輸入信號(hào)驅(qū)動(dòng)。另外,通過(guò)使用 VBB 輸出,可以將正弦源以交流方式耦合到該器件中。如果要使用單端信號(hào),則應(yīng)該將 VBB 引腳聯(lián)接 CLKbar 輸入,并通過(guò) 0.01 uF 電容器旁通接地。公共啟用 (ENbar) 是同步的,因此內(nèi)部分頻器僅在內(nèi)部時(shí)鐘已在低電平狀態(tài)時(shí)啟用/禁用。這樣會(huì)避免當(dāng)設(shè)備啟用/禁用時(shí)在內(nèi)部時(shí)鐘上產(chǎn)生短時(shí)鐘脈沖,這種情況可能發(fā)生在異步控制中。內(nèi)部啟用觸發(fā)器在輸入時(shí)鐘的下降邊進(jìn)行計(jì)時(shí),因此,所有相關(guān)規(guī)格限制都參考到時(shí)鐘輸入的負(fù)邊。啟動(dòng)時(shí),內(nèi)部觸發(fā)器將達(dá)到隨機(jī)狀態(tài);因此,對(duì)于使用多個(gè) EP139 的系統(tǒng)來(lái)說(shuō),必須斷定主時(shí)鐘重置 (MR) 輸入以確保同步。對(duì)于僅使用一個(gè) EP139 的系統(tǒng),不需要作為內(nèi)部分頻器設(shè)計(jì)運(yùn)行的 MR 引腳將確保一個(gè)器件 2/4 輸出分頻和 4/5/6 個(gè)輸出分頻之間的同步。所有 VCC 和 VEE 引腳必須外部聯(lián)接電源才能保證正確運(yùn)行。100 系列包含溫度補(bǔ)償。 立即購(gòu)買(mǎi)

    技術(shù)資料

    標(biāo)題類(lèi)型大?。↘B)下載
    AC Characteristics of ECL DevicesPDF896 點(diǎn)擊下載
    ECL Clock Distribution TechniquesPDF54 點(diǎn)擊下載
    Interfacing Between LVDS and ECLPDF121 點(diǎn)擊下載
    Designing with PECL (ECL at +5.0 V)PDF102 點(diǎn)擊下載
    The ECL Translator GuidePDF142 點(diǎn)擊下載
    Odd Number Divide By Counters with 50% Outputs and Synchronous ClocksPDF90 點(diǎn)擊下載
    ECLinPS, ECLinPS Lite, ECLinPS Plus and GigaComm Marking and Ordering Information GuidePDF71 點(diǎn)擊下載
    Storage and Handling of Drypack Surface Mount DevicePDF49 點(diǎn)擊下載

    應(yīng)用案例更多案例

    系列產(chǎn)品索引查看所有產(chǎn)品

    MC74ACT373MCP47FEB02MIC4101MCP6N11
    MC1496MC10EP90MCP6G01MC100LVEL34
    MOC223MMIC44F20MIC2775MIC4421
    MIC2126MMBTH11MJ11028MTCH652
    MMBTA13LMCP1416MC100ELT22MIC2844A
    Copyright ?2012-2025 hqchip.com.All Rights Reserved 粵ICP備14022951號(hào)工商網(wǎng)監(jiān)認(rèn)證 工商網(wǎng)監(jiān) 營(yíng)業(yè)執(zhí)照